- 很爛的網頁,比較沒說服力。
- Demo 下載也只有 480,宣稱有 1080 怎沒放來看看。
- Stratix 3, 25k LE 下就可以跑1080P。最高到 Baseline Profile Level 4.2
- Support OCP socket, 怪怪的不知是不是只有OCP, ARMBUS 不知有沒有
- Capable of outputting 100Mbps when run at 300MHz
- Hadamard transform for both intra and inter prediction
-
阿達馬猜想
在阿達馬矩陣理論最重要的開放性問題(即尚且無法判斷對錯的問題)是存在性的問題。
即阿達馬猜想: 對於每個4的倍數 n = 4k,k 為自然數,都存在 n 階的阿達馬矩陣。
西爾維斯特構造法給出了階數為1, 2, 4, 8, 16, 32 等等的阿達馬矩陣,之後阿達馬本人給出了階數為12和20的阿達馬矩陣。Raymond Paley 隨後給出了任何q+1 階的阿達馬矩陣的方法,其中q 是任何模4為3的質數任意次冪。他也給出了形式為2(q+1)的阿達馬矩陣的方法,其中q 是任何模4為1的質數任意次冪。他使用了有限域的辦法得出了這些結論。阿達馬猜想很可能就是Paley提出的。現在有了更多的構造阿達馬矩陣的辦法。
Hadi Kharaghani 和 Behruz Tayfeh-Rezaie 2004年6月21日宣布他們構造出了428階的阿達馬矩陣。現在最小的尚未被構造出來的4k階阿達馬矩陣是668階。
-
- One 1920x1088@30~60fps or 6~12 D1 high quality H.264 encoders can be put in one FPGA
- Maximum 600Mhz on 90nm process
- Maximum 480Mhz on 130nm process
- Maximum 300Mhz on high-end FPGA, e.g. StratixIIII, Virtex5
- Maximum 1080p@60fps on Virtex5 and StratixIIII
- Ultra low power consumption, 98mw for 1080p@30fps on 90nm process, 20mw for 720p@30fps on 65nm process
H.264 Real-time High Profile Encoder IP Cores
Product ID | E740
| E760
|
Max Video resolution | 1280x720@60fps 1600x1200 30fps | 1920x1088 60fps 1600x1200@30fps |
Integrated SD/DDR(2) controller |
Optional | |
Share SD/DDR(2) controller through OCP |
Optional | |
External SD/DDR data width |
16 or 32bits
| 32 bits |
Frequency (1) | 108~152 | 216~304 |
On-chip RAM (kbits) | 220 | 220 |
Reference:
沒有留言:
張貼留言